您的当前位置:首页正文

基于单片机的八路抢答器的设计与制作设计论文

2024-07-16 来源:意榕旅游网



题 目 基于单片机的八路抢答器的设计与制作

学生姓名 ×××× 学号 ×××××







摘要

本设计是以八路抢答为基本理念。考虑到依需设定限时回答的功能,利用AT89C51单片机及外围接

口实现的抢答系统,利用单片机的定时器/计数器定时和记数的原理,将软、硬件有机地结合起来,使

得系统能够正确地进行计时,同时使数码管能够正确地显示时间。用开关做键盘输出,扬声器发生提示。

同时系统能够实现:在抢答中,只有开始后抢答才有效,如果在开始抢答前抢答为无效;可以显示是哪

位选手有效抢答和无效抢答,正确按键后有音乐提示;抢答时间和回答问题时间倒记时显示,满时后系

统计时自动复位及主控强制复位;按键锁定,在有效状态下,按键是无效的。

关键字:单片机 八路 抢答器





I



摘要..................................................................................................................................................I1绪论.............................................................................................................................................11.1背景......................................................................................................................................11.2目的与意义...........................................................................................................................11.3课题研究的内容..................................................................................................................12系统概述.....................................................................................................................................32.1系统的主要功能..................................................................................................................32.2系统需求分析......................................................................................................................32.3抢答器的工作流程..............................................................................................................42.4抢答器的工作过程..............................................................................................................42.5器件的选择..........................................................................................................................42.6AT89C51功能及简介.........................................................................................................53系统总体方案的设计.................................................................................................................73.1硬件电路的设计..................................................................................................................7

3.3时钟频率电路的设计..........................................................................................................8
3.2硬件原理图..........................................................................................................................7

3.4复位电路的设计..................................................................................................................9

3.7发声电路的设计................................................................................................................12

3.8系统复位电路的设计........................................................................................................134软件设计...................................................................................................................................154.1设计思想..........................................................................................................................154.2方案实现..........................................................................................................................15总结...............................................................................................................................................19参考文献.......................................................................................................................................20附录...............................................................................................................................................21附录1.........................................................................................................................................21附录2.........................................................................................................................................23





绪论

1.1背景

抢答器是一种应用非常广泛的设备,在各种竞赛、抢答场合中,它能迅速、客观地分辨出最先获得发言权的选手。早期的抢答器只由几个三极管、可控硅、发光管等组成,能通过发光管的指示辩认出选手号码。现在大多数抢答器均使用单片机(MCS-51)和数字集成电路,并增加了许多新功能,如选手号码显示、抢按前或抢按后的计时、选手得分显示等功能。

本课题利用AT89C51单片机及外围接口实现的抢答系统,利用单片机的定时器/计数器定时和记数的原理,将软、硬件有机地结合起来,使得系统能够正确地进行计时,同时使数码管能够正确地显示时间和选手号码。用开关做键盘输出,扬声器发生提示。系统达到要求:在抢答中,只有开始后抢答才有效,如果在开始抢答前抢答为无效;抢答限定时

按键后有音乐提示;抢答时间和回答问题时间倒记时显示,时间完后系统自动复位;按键锁定,在有效状态下,按键无效非法。
间和回答问题的时间可是在1-99s设定;可以显示是哪位选手有效抢答和无效抢答,正确

1.2 目的与意义

多功能抢答器的调整及测试方法,提高动手能力和排除故障的能力。同时通过本课题设计与装配、调试,提高自己的动手能力,巩固已学的理论知识,建立单片机理论和实践的结合,了解多功能抢答器各单元电路之间的关系及相互影响,从而能正确设计、计算定时计数的各个单元电路。初步掌握多功能抢答器的调整及测试方法。提高动手能力和排除故障的能力。

1.3课题研究的内容
本系统采用模块化设计智能抢答器,在抢答比赛中广泛应用,各组分别有一个抢答按钮。主持人有开始和结束、复位键。在后台主持人可以修改,抢答时间和选手回答问题的时间设置,原始状态下抢答时间为20s,回答问题时间为30s。通过加键和减键修改上述时间,改完后结束键确定。新时间开始有效,主持人按键开始后,选手开始抢答为有效,数码显示屏显示抢答时间倒计时和选手号,在最后五秒扬声器发生提示。如果主持人没有按下开始键而选手就抢答视为犯规,数码显示屏显示犯规者的代号,扬声器持续发生。主持人可按键结束,新一轮抢答开始。

通过研究并在设计验证后发现,采用单片机技术设计的抢答器与目前常用的抢答器相

-23-



比,首先,电路连接简单,因为大多数功能单元都通过程序设计在单片机内部,第二,工作性能可靠,抗干扰能力优于目前抢答器。所以本研究是一个实用的工程设计,具有创新性。





-23-



2系统概述

2.1系统的主要功能

时钟

本系统是借用单片机采用模块化设计的八路抢答器,包括8路抢答按纽、计时显示、

提示功能等(根据需要可另设或多设相关功能)

复位电路、开始与结束控制按钮、时限设定、各种七

相关显示调控功能等(根据需要也可另设或多设相关功能)。 段数

参赛者系统,除享有抢答按纽的权利功能外,还有人性化的提示功能和时间提示功能,码管

显示

也可设定由主控控制在参赛者终端表现的趣味性功能等;主控系统的控制按钮做开始与结

束控制,根据活动参赛者的层次,对提前抡答者的行为设定为非法或阻隔,若设有非法抢单

8路抢答

答控制功能时,在主控处带有公示性显示的非法抡答者的台位号,对抢答限时及回答问题

按键输入

限时设为倒计时,并有显示提示。

系统的主要功能模块方框图如图2-1所示。



2-1系统主要功能模块

本系统采用模块化设计的八路抢答器,在抢答比赛中广泛应用,各组分别有一个抢答

按钮。一共有8个按键输入,分别对应8路选手的抢答按键。

2.2系统需求分析

1、在抢答中,只有开始后抢答才有效,如果在开始抢答前抢答为无效。

2、抢答限定时间和回答问题的时间可以在199s设定。

3、可以显示是哪位选手有效抢答和无效抢答,正确按键后有音乐提示。

-23-



4、抢答时间和回答问题时间倒记时显示,时间完后系统自动复位。

2.3抢答器的工作流程

抢答器的基本工作原理:在抢答竞赛或呼叫时,有多个信号同时或不同时送入主电路

中,抢答器内部的寄存器工作,并识别、记录第一个号码,同时内部的定时器开始工作,

记录有关时间并产生超时信号。在整个抢答器工作过程中,显示电路、声音电路等还要根

据现场的实际情况向外电路输出相应信号。抢答器的工作流程分为:系统复位、正常流程、

违例流程等几部分,如图2所示,下面分别予以介绍。

2.4抢答器的工作过程

1、如果想调节抢答时间或答题时间,按“加一”键或“减一”键进入调节状态,此

时会显示现在设定的抢答时间或回答时间值,如想加一秒按一下"1s"键,如果想减一秒

按一下“减1s键,时间LED上会显示改变后的时间,调整范围为0~99s0s时再减1s

会跳到9999s时再加1s会变到0s

2、主持人按"抢答开始"键,会有提示音,并立刻进入抢答倒计时(预设20s抢答时间),

如有选手抢答,会有提示音,并会显示其号数并立刻进入回答倒计时(预设30s抢答时间),

示音。

3、如倒计时期间,主持人想停止倒计时可以随时按“停止”按键,系统会自动进入
不进行抢答查询,所以只有第一个按抢答的选手有效。倒数时间到小于5s会每秒响一下提


总而言之,本课题利用AT89C51单片机及外围接口实现的抢答系统设计了抢答器,该抢

答器增加了新功能、提高了系统的可靠性、简化了电路结构、节约了成本,是一个实用的

工程设计。

2.5器件的选择

微控制器选用ATMAL公司生产的AT89C51,该芯片货源充足,并且价格也比较便宜。

如表1所示。

1器件选型方案的详细清单

器件名称

规格型号

数量

微处理器

AT89C51

1

芯片

74LS04

1

电阻

74HC30

1

3WTT10K

8
1

电容

20PF

晶振

12MHZ

按钮


-23-



7 段数码管

7SEG-MPX4-CA

4

扬声器

1

2.6AT89C51功能及简介
AT89C51单片机是ATMAL公司89系列单片机的一种8Flash单片机。它最大特点是片内含有Flash存储器,用途十分广泛,特别是在生产便携式商品,手提式仪器等方面,有着十分广泛的应用[6]

AT89C51单片机内部主要有以下部件:8031CPU、振荡电路、总线控制部件、中断控制部件、片内Flash存储器、片内RAM、并行I/O接口、定时器和串行I/O接口
AT89C5189系列单片机的标准型,它是与MSC-51系列单片机兼容的。在内部含有4KB8KB可重复编程的Flash存储器,可进行1000次擦写操作。全静态工作为0-24MHZ,有3级程序锁存器,内部含有128-256字节的RAM,有32条可编程I/O口线,2-316位定时/计数器,6-8个中断源,通用的串行接口,低电压空闲及电源下降方式。

AT89C51 单片机内部由CPU4KBFPEROM 128BRAM,两个16位的定时/计数器T0T148 位的I/OP0P1P2P3等组成。单片微机内部最核心的部分是CPUCPU主要功能是产生各种控制信号,控制存储器、输入/输出端口的数据传输、 数据的算术运算、逻辑运算以及位操作处理等,CPU按其功能可分为运算器和控制器两部分。控制器由程序计数器PC、指令储存器、指令译码器、实时控制与条件转移逻辑电路等 运算调整电路等组成。

外部定

时元件

系统时钟

定时/计数器

复位

串行I/O

ROM

中断

CPU

并行I/O

RAM

电源

2-3 AT89C51 单片机的内部结构图

为了提高数据处理和位操作功能,片内增加了一个通用寄存器B和一些专用寄存器,

还增加了位处理逻辑电路的功能。其内部结构如图3 所示。

-23-




AT89C51的主要性能包括:AT89C51MCS—51控制器系列产品兼容,片内有4K可在线重复编程闪速电擦除存储器(Flash Memory),存储器可循环写入/擦除1000次;存储器数据保存时间可达10年;工作电压范围宽:Vcc可由2.7V6V;全静态工作可由0Hz16MHz;程序存储器具有3级锁存保护;128*8位内部RAM32条可编程I/O线;两个16位定时器/计数器;中断结构具有5个中断源和2个中断优先级;可编程全双工串行通信;空闲状态维持低功耗和掉电状态保存存储内容。





-23-



3系统总体方案的设计

3.1硬件电路的设计

本设计分为硬件设计和软件设计,这两者相互结合,不可分离;从时间上看,硬件设计的绝大部分工作量是在最初阶段,到后期往往还要做一些修改。只要技术准备充分,硬件设计的大返工是比较少的,软件设计的任务贯彻始终,到中后期基本上都是软件设计任务,随着集成电路技术的飞速发展,各种功能很强的芯片不断出现,使硬件电路的集成度越来越高,硬件设计的工作量在整个项目中的所占的比重逐渐下降。为使硬件电路设计尽可能合理,应注意以下几方面:
(1)尽可能采用功能强的芯片,以简化电路,功能强的芯片可以代替若干普通芯片,随着生产工艺的提高,新型芯片的的价格不断下降,并不一定比若干普通芯片价格的总和高。

(2)留有设计余地。在设计硬件电路时,要考虑到将来修改扩展的方便。因为很少有一锤定音的电路设计,如果现在不留余地,将来可能要为一点小小的修改或扩展而被迫进

(3) 程序空间,选用片内程序空间足够大的单片机,本设计采用AT89C51单片机。 (4) RAM 空间,AT89C51内部RAM不多,当要增强软件数据处理功能时,往往觉
行全面返工。

可以增强256字节RAM。统功能提高很多,而系统的硬件不必做任何更换就使系统升级换代。只要在硬件电路设计初期考虑到这一点,就应该为系统将来升级留足够的RAM空间,哪怕多设计一个RAM的插座,暂不插芯片也好。

(5) I/O端口:在样机研制出来后进行现场试用时,往往会发现一些被忽视的问题,而这些问题不是靠单纯的软件措施来解决的。如有些新的信号需要采集,就必须增加输入 ;有些物理量需要控制,就必须增加输出端。如果在硬件电路设计就预留出一些I/O检测端
端口,虽然当时空着没用,那么用的时候就派上用场了。

3.2硬件原理图



-23-





3-1系统原理图

3-1U1为单片机AT89C51U2为芯片74HC30U3为芯片74LS04K1~K8分别为8路抢答按键,分别接到单片机的P1.0~P1.7中。开始按键与结束按键分别接到单片机的1011脚,由于单片机的1011脚既有串行接口RXDTXD功能,又有P3.0P3.1IO端口功能,此处按键用到单片机1011脚的IO端口功能。抢答时间调整按键和回答时间调整按键分别接到单片机的1314管脚,加一按键和减一按键分别接到单片机的1516管脚。4位七段数码管段选P0口。4位七段数码管的位选接P2口低3位,蜂鸣器输出为P3.7口。

3.3时钟频率电路的设计



-23-



3-2外部振荡源电路

单片机必须在时钟的驱动下才能工作。在单片机内部有一个时钟振荡电路,只需要外接一个振荡源就能产生一定的时钟信号送到单片机内部的各个单元,决定单片机的工作速

一般选用石英晶体振荡器。此电路在加电大约延迟10ms后振荡器起振,在XTAL2
度。时钟电路如图3-2所示。

调。C1C2的典型值为20PF。单片机在工作时,由内部振荡器产生或由外直接输入的送至内部控制逻辑单元的时钟

信号的周期称为时钟周期。其大小是时钟信号频率的倒数,常用fosc表示。图中时钟频率为12MHz,即fosc=12MHz,则时钟周期为1/12µs

3.4复位电路的设计

单片机的第9RST为硬件复位端,只要将该端持续4个机器周期的高电平即可实现复位,复位后单片机的各状态都恢复到初始化状态,其电路图如图3-3所示:
3-3中由按键RESET1以及电解电容C3、电阻R2构成按键及上电复位电路。由于单片机是高电平复位,所以当按键RESET1按下时候,单片机的9RESET管脚处于高电平,此时单片机处于复位状态。当上电后,由于电容的缓慢充电,单片机的9脚电压逐步由高向低转化,经过一段时间后,单片机的9脚处于稳定的低电平状态,此时单片机上电复位完毕,系统程序从0000H开始执行。



-23-



3-3复位电路

值得注意的是,在设计当中使用到了硬件复位和软件复位两种功能,由上面的硬件复

计时时间的记忆功能,该功能的实现的前提条件就是不能对单片机进行硬件复位,所以设
位后的各状态可知寄存器及存储器的值都恢复到了初始值,而前面的功能介绍中提到了倒

定了软复位功能。软复位实际上就是当程序执行完毕之后,将程序指针通过一条跳转指令

3.5显示电路的设计

显示功能与硬件关系极大,当硬件固定后,如何在不引起操作者误解的前提下提供尽让它跳转到程序执行的起始地址。

可能丰富的信息,全靠软件来解决。

在这里我们使用的是七段数码管显示,通常在显示上我们采用的方法一般包括两种:一种是静态显示,一种是动态显示。其中静态显示的特点是显示稳定不闪烁,程序编写简单,但占用端口资源多;动态显示的特点是显示稳定性没静态好,程序编写复杂,但是相对静态显示而言占用端口资源少。在本设计中根据实际情况采用的是动态显示方法。

通过查表法,将其在数码管上显示出来,其中P0口为字型码输入端,P2口低3位为字选段输入端。在这里我们通过查表将字型码送给7段数码管显示的数字,4位七段数码管显示电路如图3-4所示。

3-4 中数码管采用的是4位七段共阴数码管,其中A~H段分别接到单片机的P0口,由单片机输出的P0口数据来决定段码值,位选码COM1COM3COM4分别接到单片机的P2.0P2.1P2.2,由单片机来决定当前该显示的是哪一位。在图中还有八个1K的电阻,连接在P0 口上,用作P0口的上拉电阻,保证P0口没有数据输出时候处于高电平状态。

-23-



3-4共阴极数码管

3.6 键盘扫描电路的设计
书籍中找到,配合各种不同的硬件电路,这些书籍中一般也提供了相应的键盘扫描程序。
键盘是人与单片机打交道的主要设备。关于键盘硬件电路的设计方法也可以在文献和
它们各有自己的特点,其中独立键盘硬件电路简单,而且在程序设计上也不复杂,一般

用在对硬件电路要求不高的简单电路中;矩阵键盘与独立键盘有很大区别,首先在硬件电路上它要比独立键盘复杂得多,而且在程序算法上比它要烦琐,但它在节省端口资源上有优势得多,因此它更适合于多按键电路。其次就是消除在按键过程中产生的“毛刺”现象。这里采用最常用的方法,即延时重复扫描法,延时法的原理为:因为“毛刺”脉冲一般持续时间短,约为几ms,而我们按键的时间一般远远大于这个时间,所以当单片机检测到有按键动静后再延时一段时间(这里我们取10ms)后再判断此电平是否保持原状态,如果是则为有效按键,否则无效。

在本文设计中采用了独立键盘的方式,本设计中有8个抢答按键输入,一个开始按键、一个结束按键,此外还有抢答时间调整键、回答时间调整键,加一按键、减一按键各一个如图3-5所示。



-23-



3-5抢答按键及调整按键

P1.0~P1.7 的值来判断当前输入的是8个抢答按键中的哪一个。 在图3-58 个抢答按键分别接入单片机的P1.0~P1.7端口,单片机通过读取抢答时间调整和回答时间调 于抢答开始状态或抢答结束状态。

按键的触点在闭合和断开时均会产生抖动,这时触点的逻辑电平是不稳定的,如不妥善处理,将会引起按键命令的错误执行或重复执行。现在一般均用软件延时的方法来避开抖动阶段,这一延时过程一般大于5ms,例如取10-20ms。如果监控程序中的读键操作安排在主程序(后台程序)或键盘中断(外部中断)子程序中,则该延时子程序便可直接插入读键过程中。如果读键过程安排在定时中断子程序中,就可省去专门的延时子程序,利用两次定时中断的时间间隔来完成抖动处理。

K1K8八个按键的输入电平靠74HC30输入与非门和74LS04反向器组成的电路改变输入电平。图3-7中电路就是由一个74HC30输入与非门和74LS04反向器组成的去抖电路。

3.7发声电路的设计

我们知道,声音的频谱范围约在几十到几千赫兹,若能利用程序来控制单片机某个口线的“高”电平或低电平,则在该口线上就能产生一定频率的矩形波,接上喇叭就能发出一定频率的声音,若再利用延时程序控制“高”“低”电平的持续时间,就能改变输出频

率,从而改变音调,使喇叭发出不同的声音。

-23-




本文设计如图3-8所示。图中单片机的14脚输出具有复合功能,此处用到了单片机17脚的IO端口功能,单片机通过内部定时器的操作实现交替变换的波形输出驱动扬声器发声。


3.8 系统复位电路的设计 使CPU进入初始状态,从0000H地址开始执行程序的过程叫系统复位。从实现系统复位的方法来看,系统复位可分为硬件复位和软件复位。硬件复位必须通过CPU外部的硬件电路给CPU RESET端加上足够时间的高电位才能实现。上电复位,人工按钮复位和硬件看门狗复位均为硬件复位。硬件复位后,各专用寄存器的状态均被初始化,且对片内通用寄存器的内容没有影响。但是,硬件复位还能自动清除中断激活标志,使中断系统能够正常工作,这样一个事实却容易为不少编码人员所忽视。软件复位就是用一系列指令来模拟硬件复位功能,最后通过转移指令使程序从0000H地址开始执行。对各专用寄存器的复位操作是容易的,也没有必要完全模拟,可根据实际需要去主程序初始化过程中完成。而对中断激活标志的清除工作常被遗忘,因为它没有明确的位地址可供编程。有的编程人员用020000LJMP0000H)作为软件陷阱,认为直接转向0000H地址就完成了软件复位,就是这类错误的典型代表。软件复位是使用软件陷阱和软件看门狗后必须进行的工作,这时程序出错完全有可能发生在中断子程序中,中断激活标志已置位,它将阻止同级中断响
应。由于软件看门是高级中断,它将阻止说要中断响应,由此可见清除中断激活标志的重要性。

-23-



在所有的指令中,只有RETI指令能够清除中断激活标志。出错处理程序ERR主要完成这一功能,其他的善后工作交由复位后的系统去完成。

程序一般先关中断,以便后续处理能顺利进行,然后用两个RETI指令代替两个LJMP指令,从而清除了两级中断激活标志。有相应软件陷阱捕捉来的程序可能没有全部激活两个标志,这也无妨。

。“冷启动”时,有复位时系统的历史状况,可将复位分为“冷启动”和“热启动”
系统的状态全部无效,进行彻底的初始化操作;而“热启动”时,对系统的当前状态进行修复和有选择的初始化。系统初次上电投入运行时,必须是“冷启动”,以后由抗干扰措施引起的复位操作一般均为“热启动”初次上电投入运行时,必须是“冷启动”,以后由抗干扰措施引起的复位操作一般均为“热启动”
。为了使系统能正确决定采用何种启动方式,常用上电标志来区分。





-23-



4软件设计

4.1 设计思想

由方案分析知,本设计涉及到的功能子程序包括:查询程序、非法抢答处理程序、INT0

(调抢答时间)、INT1(调回答时间)、倒计时程序、正常抢答处理程序、犯规抢答程序、

显示程序、发声程序、T0溢出中断(响铃程序)T1溢出中断(计时程序)。对于八路抢答器

最重要的功能和设计思想都体现在软件中,程序的编写要求严密的思路,而且要和若用硬

件结合才能实现功能。在八路抢答器的设计中,用到了单片机的I/O口和外设比较多,这

就要求熟悉单片机的4I/O口的功能和单片机的程序执行周期等一系列问题。

4.2 方案实现

由设计的硬件部分看到,本设计采用P3.2P3.3分别接抢答时间调节和答题时间调节按

钮,即通过外部中断0、外部中断1分别控制抢答、答题时间的调整。因此,设计的软件

部分可分为工作模块、外部中断0模块、外部中断1模块。对流程图的分析,也分三部分

1、工作时(非调节时间时)的流程来介绍。

初始化部分:包括对定时计数器的工作方式、初始化数值的设置,还包括对抢答时间

与答题时间的预设,另外,还应对外部中断0、外部中断1进行开放。

抢答倒计时、回答倒计时部分:由于二者功能的相似性,本设计将二者在一个子程序

——倒计时程序中一起编写。另外,此时还需要调用到显示子程序,在流程图中省略了。

犯规程序部分:包括对犯规选手号的显示、报警器的间断工作。

另外,由于在设计要求主持人能随时对工作过程终止,因此,要不断查询停止键的状

态,一旦按下,便回到初始化后的状态;在倒计时过程中还要不断将与5S比较,当小于5S

时,还需调用发声程序;小于5S后,又需要不断将与0较,当其等于零时,立即返回。



-23-





4-1 工作流程图

2、外部中断0(抢答时间调整)流程
外部中断0(抢答时间调整)的流程图见图4-2

-23-




INT0中断

停止键按下?

Y

N
中断返回
显示当前抢答时间

Y
P3.4按下?

N
抢答时间加1s
N
P3.5按下? N 结果为100s?

Y
Y
抢答时间减1s结果置0

结果置100

4-2 INT0流程图

一旦因P3.2对应键的按下,便进入INT0中断过程。通过不断对P3.4(加1s)和P3.5(减1s)进行不断的查询,来对抢答时间进行调整:发现P3.4按下,就对原抢答时间加1s,发现P3.5下,就对原抢答时间减1s并调用显示程序。

根据设计要求,当加至99s时,若再加1s,则时间变为0;当减至0s后,若再减一秒,时间变为99s。因此,流程中应该对当前时间于99s0s比较,再作出相应处理。

另外,在中断过程中还需要不时对停止按钮进行查询,一旦发现其按下,立即中断返回。

由于本中断过程在返回前一直是循环执行的,因此,只需要在每次循环末查询一次即可,

如流程图所示。

-23-



3外部中断1(答题时间调整)流程

外部中断1(答题时间调整)流程与外部中断1流程大同小异,但这里还是介绍一下。其程序流程参见图4-3

INT1中断

停止键按下?

Y

N
中断返回
显示当前答题时间

Y
P3.4按下?

N
答题时间加1s
N P3.5 按下?结果为100s? N

N
结果为0s?

Y

结果置100

4-3 INT1流程图

与抢答时间调整类似,一旦因P3.3对应的按钮按下,便进入INT1中断过程。通过不断对P3.4(加1s)和P3.5(减1s)进行不断的查询,来对抢答时间进行调整:发现P3.4按下,就对原抢答时间加1s,发现P3.5 下,就对原抢答时间减1s并调用显示程序。当加至99s时,若再加1s,则时间变为0;当减至0s后,若再减一秒,时间变为99s。因此,流程中应该对当前时间于99s0s比较,再作出相应处理。同上,在中断过程中,也还需要不时对停止按钮进行查询,一旦发现其按下,立即中断返回。

-23-



总结

本文研究设计的八路抢答器采用了通用的电子元器件,利用AT89C51单片机及外围接口实现强大系统,利用单片机的定时器、计数器定时和计数的原理,将软‘硬件有机的结合起来。理论联系时间,体现出大学生的动手能力。通过查资料和收集有关的文献,培养了自学能力和动手能力。并且有原先的被动接受只是转换为主动寻求只是,这可以收拾学习方法上的一个很大突破。在以往的传统学习模式下,我们可能会记住很多书本知识,但是通过毕业设计,我们学会了如何将学到的知识化为自己的东西,学会了怎么跟好的处理只是和实践相结合的问题,把握重点,攻克难关,学到用到活学活用。在设计过程中由于时间仓促有很多地方难免存在不足之处,硬件设计已经完成,在软件设计中有些功能还尚未能开发出来。但在以后的工作中,我们会严格要求自己最求完美。

回头再看看该设计,还可以将设计的扩展功能增强:1可以设计声控装置,在主持说开始时,系统自动完成清零并开始时的功能。2增加积分模块,可以设定初始积分,并记录每次抢答完成后的积分。3将抢答按键使用无线实现,如红外线,是抢答者可以远距离

完成上述扩展功能,进一步完善作品。
进行抢答,并简化按键模块的线路布置。如果提供相应的器材及时间上的宽限,硬顶可以




-23-



参考文献

[1]苏平,单片机的原理与接口技术[M].北京:电子工业出版社,20061-113
[2]王忠民,微型计算机原理[M].西安:西安科技大学出版社,200315-55
[3] 纪宗南,单片机外围器件使用手册[M].北京:北京航空航天大学出版社,622-655
[4]余永权,等.单片机在控制系统中的应用[M].北京:电子工业出版社
[5]周润景,张丽娜.基于PROTEUS的电路及单片机系统设计与仿真[M].北京:
航空航天大学出版社[6]唐俊翟,单片机原理与应用[M].北京:冶金工业出版社,252-267
[7].康华光,《电子技术基础.数字部分(第四版)》高等教育出版社20033





-23-

显示全文